Siemens EDA HyperLynx DRC
功能強大且快速的PCB設計規則檢查工具
HyperLynx DRC (Design Rule Checks)是一款功能強大且快速的PCB設計規則檢查工具,具備
完全的可定制性,它能以比模擬所需時間快上數倍的效率識別佈局問題。在詳細建模和模擬之前,
先利用DRC檢查設計,能有效加速設計流程。
它能檢查複雜的設計規則,特別是EMI/EMC規則,並快速定位可能造成EMI/EMC、信號完整性(SI)
和電源完整性(PI)問題的區域。


• 內建多種檢查 規則-內建100+條規則,分別針對EMI/EMC、SI 和 PI問題進行全面的設計檢查。
• 包括但不限於-正確的走線、阻抗容差、差分對走線特性、網路跨過間隙或靠近覆銅邊緣、不足的
縫合(返回)過孔覆蓋、網路長度與偏移匹配、網路間距與串擾、靜態與動態相位匹配等。

• 先進的幾何引擎-提供強大且高效的設計規則檢查能力。



• 簡易設置-透過Wizard和項目瀏覽器,讓您迅速上手並進行全面模擬。

• 簡易設置-透過Wizard和項目瀏覽器,讓您迅速上手並進行全面模擬。
• 內建腳本調試器-配合幾何可視化功能,方便創建自定義的DRC。
• 結果共享與追蹤-將DRC分析的結果生成HTML報告並分享給其他團隊成員或客戶,支持多用戶協作,允許在統一平臺上查看
和審核分析結果,並記錄修復進展。

• 完整的自定義DRC 創建環境-可根據自身審核需求創建自定義的DRC。

• 存取佈局數據-可在自定義DRC中操作和測量佈局數據的幾何形狀。
